Microcontroladores
|
|
Title of test:
![]() Microcontroladores Description: A11 a melhor |



| New Comment |
|---|
NO RECORDS |
|
1- O módulo CCP no modo Captura possui a função de: Comparar constantemente os registros TMR1 (L e H) e CCPRx (L e H). Contagem de tempo entre dois eventos. Gerar o ciclo ativo. Gerar um sinal de frequência fixa. Comparar constantemente os registros TMR2 (L e H) e CCPRx (L e H). 2- O módulo CCP no modo Compare possui a função de: Comparar constantemente os registros TMR1 (L e H) e CCPRx (L e H). Contagem de tempo entre dois eventos. Gerar o ciclo ativo. Gerar um sinal de freqüência fixa. Comparar constantemente os registros TMR2 (L e H) e CCPRx (L e H). Assinale a opção que não corresponde ao módulo CCP no modo Compare possui a função de: Capturam a informação de 16 bits do Timer1. Operam como Registros Capturadores de 16-bits. Controlam o tempo da passagem de um para zero de um pino. Comparar sinais analógicos. Operam como registros do ciclo de trabalho do PWM Master/Slave. Como está divido o registro CCP1?. CCPR1L e CCPR1H. CCP1CON e CCP2CON. CCPR2L e CCPR2H. PCL e PCH. CCPxX e CCPxY. Em que situação ocorre um evento especial de disparo (special event trigger) no CCP2CON?. Quando houver igualdade na comparação com o Timer2. Quando houver igualdade na comparação com o Timer1. Quando o conversor AD estiver convertendo. Quando houver diferença na comparação com o Timer1. Quando houver diferença na comparação com o Timer2. No Modo Capture, no momento em que ocorre um evento nos pinos RC2/CCP1 ou RC1/CCP2, é gerado um sinal de captura que copia a contagem atual dos registros _______e_______ para o par de registros ________e________. OPTION_REG, STATUS; TMR1L,TMR1H. TMR1, TMR2; CCPRxL, CCPRxH. TMR2L,TMR2H; CCPRxL, CCPRxH. STATUS, INTCON; TMR1L,TMR1H. TMR1L,TMR1H; CCPRxL, CCPRxH. Quais os bits do CCPxCON que habilitam as opções tanto no Modo Capture quanto no Modo Compare?. <0,7>. <0,4>. <0,5>. <0,3>. <0,6>. Como os Modulos CCP1 e CCP2 operam no SLEEP, nos seus modos de operação?. Capture operante, Compare operante e PWM operante. Capture inoperante, Compare inoperante e PWM operante. Capture operante, Compare inoperante e PWM operante. Capture operante, Compare operante e PWM inoperante. Capture inoperante, Compare inoperante e PWM inoperante. Quando o Modulo CCP está operando no Modo PWM, qual registro é utilizador como temporizador para todas as ações?. TMR0. STATUS. TMR2. WORK. TMR1. Qual é resolução e o valor de PR2, para um pulso PWM de frequência 78.125KHz, frequência do oscilador princial de 20MHz e Prescaler do Timer2 ajustado de 1:1 ?. 256 e 8bits. 64 e 16bits. 63 e 10bits. 128 e 8bits. 63 e 8bits. Na operação da porta MSSP no modo I2C , pelo usuário, quando se inicia uma condição Start?. Quando da habilitação do bit SEN (SSPCON2<0>). Durante o modo Mestre de transmissão. Quando um bit é recebido, o dispositivo é dispertado da condição de SLEEP. Quando da habilitação do bit S (Start bit). Quando da habilitação do bit SEN (SSPSTART<0>). A função do bit ACK em uma transmissão mestre/escravo, é: Informar que a operação é de leitura. Parar a operação. Informar ao mestre do sucesso ou não da operação. Informar que a operação é de escrita. Informar ao escravo do sucesso ou não da operação. O número máximo de dispositivos ligados ao barramento I2C, é função: Da indutância máxima do barramento. Do endereçamento de 7 ou 10 bits. Da capacitância máxima do barramento. Da quantidade de mestres ligados. Da impedância mínima do barramento. No barramento I2C, a condição na qual ocorre uma transição negativa na linha SDA enquanto a linha SCL estiver em nível lógico alto, e conhecida como: START. ACK. Re-START. STOP. NACK. O Módulo ____________ é uma interface série síncrona usada para a comunicação com outros periféricos ou dispositivos microcontroladores. Conversor A/D (ADCON). Timer 0. Master Synchronous Serial Port (MSSP). Wacth Dog Timer. Capture e Compare (CCP). Recurso que permite ao dispositivo mestre endereçar todos os dispositivos escravos simultaneamente. Arbitration. Endereçamento aleatório. Endereço de Multicast. Endereço de Chamada Geral. SEN (SSPCON2<0>). O dispositivo mestre não diferencia automaticamente o tipo de comunicação em 7 ou 10 bits, ele somente transmite e recebe informações de ___ bits. Por isso, toda a lógica de comunicação deve ser feita por intermédio do programa. 8. 10. 4. 7. 5(SSPCON2<0>). O que representa o estado do bit ACKSTAT = 1?. Sincronizada a transmissão. A o byte foi recebido corretamente. Não há mais dados para receber+A14. Ocorreu um erro na escrita. falha na leitura da memória. Qual é a diferença numa transmissão de um dispositivo Mestre num endereçamento de 10 bits para um endereçamento de 7 bits?. enderço de 7 bits transmite 1Byte; endereço de 10bits, 2 Bytes. 7 bits não precisa de escravos; 10 bits utiliza mais escravos. enderço de 7 bits transmite 2Bytes; endereço de 10bits, 1 Byte. O endereço de 10 bits não aceita conversores AD. O endereço de 7 bits não deve ser usado na comunicação. Qual é a diferença da transmissão para a recepção de um dispositivo Mestre num endereçamento de 10 bits?. Apenas na transmissão utiliza-se 2 bytes. A necessidade do dispositivo de gerar uma condição de re-START após o envio do primeiro byte. A necessidade do dispositivo de gerar uma condição de START após o envio do segundo bit. Na recepção só reconhece 7 dos 10bits. A necessidade do dispositivo de gerar uma condição de re-START após o envio do segundo byte. A função do Gerador de Baud Rate (BRG) do módulo USART é: Determinar transmissão de 8 bits. Determinar transmissão de 9 bits. Determinar a taxa de transferência no modo síncrono. Determinar a quantidade de bits que pode ser transmitida por segundo. Determinar o instante que o registro TXREG é carregado. Quais modos podem ser configurados o módulo USART é: Aleatório e assíncrono. Serial e Paralelo. Interno e externo. Serial e síncrono. Síncrono e assíncrono. Na Recepção Assíncrona da USART depois de receber o bit de STOP, o dado acumulados no registro RSR é transferido para o registro de dados _____________ (se estiver vazio). OPTION_REG. RCSTA. RCREG. SPBRG. TXREG. Quais registros que faz o controle dos estados da transmissão e da recepção no módulo USART, respectivamente?. STATUS e INTCON. TXSTA e RXSTA. OPTION_REG e STATUS. SPBRG e RCREG. TXSTA e RCREG. O módulo USART Assíncrono consite dos seguintes blocos, EXCETO?. Gerador de Baud Rate. Circuito de amostragem. Receptor síncrono. Transmissor assíncrono. Receptor assíncrono. Qual PORTICO/ PINOS estão associados ao O módulo USART?. PORTA/1,2. PORTB/6,7. PORTC/6,7. PORTD/5,6. PORTE/2,3. Qual é o primeiro passo para configurar a transmissão Síncrona Mestra da USART ?. Habilitar a porta série síncrona mestra setando os bits SYNC, SPEN e CSRC. Inicializar o registro SPBRG com a baudrate apropriada. Habilitar a porta série síncrona mestra. Habilitar a Porta Série Síncrona Escrava. Habilitar a transmissão setando o bit TXEN. Qual é o primeiro passo para configurar a transmissão Síncrona Escrava da USART ?. Habilitar a porta série síncrona mestra setando os bits SYNC, SPEN e CSRC. Inicializar o registro SPBRG com a baud rate apropriada. Habilitar a porta série síncrona mestra. Habilitar a Porta Série Síncrona Escrava. Habilitar a transmissão setando o bit TXEN. Qual é o passo para configurar as interrupções na Recepção Síncrona Mestra da USART, além de ativar o bit RCIE (PIE1<5>)?. Habilitar os bits GIE (INTCON<7>) e PEIE (INTCON<6>). Habilitar os bits RCIF (PIR1<5>) e GIE (INTCON<6>). Habilitar os bits OERR (RCSTA<1>) e GIE (INTCON<6>). Habilitar os bits OERR (RCSTA<1>) e RCIF (PIR1<5>). Habilitar os bits CSRC (TXSTA<7>) e RCIF (PIR1<5>). O módulo Conversor Analógico/Digital, contém: Um conversor, 8 bits e 10 pinos. Um conversor, 10 bits e 28pinos. Dois conversores, 8 bits e 28 pinos. Três conversores, 10 bits e 28 pinos. Um conversor, 10 bits e 40 pinos. Assinale a alternativa INCORRETA quanto ao Módulo Conversor A/D: Utiliza uma resolução de 10 bits. Um conversor, 10 bits e 28 pinos. Possui somente entradas analógicas. Não opera no Modo SLEEP. Possuem limites máximos definidos por Vref+ e Vref-. O Módulo Conversor A/D possui, os registros abaixo, EXCETO: ADRESH. ADRESL. ADCON2. ADCON1. ADCON0. Em quais registros no Módulo Conversor A/D são armazenados os dados da conversão?. ADRESH:ADRESL. ADCON0:ADCON1. ADRESL:ADCON0. ADRESH:ADCON1. ADCON0:RCREG. Qual a situação que indica o fim da conversão no Módulo Conversor A/D?. bit GO/DONE apagado pelo Hardware e o bit ADIF setado. bit GO/DONE setado e o bit ADIF apagado pelo Hardware. ADRESH:ADRESL estarão apagados. bit T0FI apagado pelo Hardware e o bit ADIF setado. ADRESH:ADRESL estarão setados. Qual será a resposta do Módulo Conversor A/D se no Modo SLEEP o Clock estiver configurado para externo?. A conversão ocorrerá normalmente poi, ele opera no SLEEP. A conversão será abortada. O conversor enviará os dados para ADRESH:ADRESL. O PIC irá resetar. O ADC irá gerar um interrupção. Como estarão os dados dos registros ADRESH:ADRESL do Módulo Conversor A/D após a ocorrência de um POR(Power On Reset)?. Os dados serão os da última conversão. Os registro estarão zerados. Os registros estarão setados. Os dados serãoiguais aos da inicialização anterior. Os dados serão desconhecidos. Qual é o bit que attiva/destiva o Módulo Conversor A/D?. ADIF (ADCON0 <0>). ADON (ADCON1 <0>). ADON (ADRESH <0>). ADON (ADCON0 <0>). ADIF (ADRESH <0>). No registro ADCON1 com o bit ADFM (ADCON1<7>) setado, como estarão dispostos os 10 bits nos registros ADRESH:ADRESL do Módulo Conversor A/D?. alinhados ao centro. 8 LSb nos ADRESL<7:0> e 2 MSb nos ADRESH<1:0>. 2 LSb nos ADRESL<1:0> e 8 MSb nos ADRESH<7:0>. 5 LSb nos ADRESL<4:0> e 5 MSb nos ADRESH<4:0>. 6 LSb nos ADRESL<5:0> e 4 MSb nos ADRESH<7:4>. Qual a instrução que determina o fim de uma sub-rotina de interrupção?. RETURN. END. RETFIE. RETSUB. RETLW. O endereço do registro CONFIG na memória Flash é: 2000h. 0004h. 2003h. 2007h. 2006h. É um evento externo ao programa que provoca a parada de sua execução, a verificação e tratamento do referido evento pelo micro e em seguida o retorno ao programa. A isto chamamos de: Reset. Interrupção. BOR. POR. Sleep. Reseta o micro sempre que a tensão de alimentação cair abaixo de 4(quatro) volts: MCLR. OST. POR. PWRT. BOR. São carcterísticas especiais configuradas pelo Registro CONFIG, EXCETO?. Reset do WDT. Reset durante sleep. Oscillator Start-up Timer (OST). Direcionamento do TRISA. Power-on Reset (POR). Qual é a diferença do Oscillator Start-up Timer (OST) para o Power-up Timer (PWRT)?. O OST produz um valor fixo de 72ms já o PWRT é 18ms fixo. O OST aguarda a alimentação se estabilizar e o PWRT aguarda a cristal. O OST aguarda o cristal se estabilizar e o PWRT aguarda a alimentação. O OST seleciona o tipo de Oscilador e o PWRT seleciona a alimentação. O OST produz um valor fixo de 72ms e o PWRT aguarda a alimentação se estabiizar. O que representa o trecho "_CONFIG _WDT_OFF & _CP_OFF" da diretiva CONFIG?. O Watchdog está habilitado e a memória de programa desprotegida contra leitura. O Watchdog está desabilitado e a memória de programa desprotegida contra leitura. O Watchdog está habilitado e a memória de programa está protegida contra gravação. O Watchdog não resetará o PIC e a a memória de programa está protegida contra gravação. O Prescaler está setado para o Watchdog e a memória de programa está protegida contra gravação. Quais os modos de Osciladores no qual possui um cristal ou ressonador de cerâmica nos pinos OSC1 e OSC2 do PIC?. XT, LP e HS. XP, LP e HS. XT, RC e HS. XT, LP e RC. RC, LP e HS. Quanto as interrupções assinale a alternativa correta?. A instrução RETURN fará o retorno da interrupção. Quando ocorre um evento de interrupção, a instrução em execução é interrompida. o programa é desviado para o vetor de interrupção, endereço 0x00h. Se a interrupção ocorrer, o bit de flag será setado independentemente dos GIE, individual e periférico. Na interrupção o PC mantém o endereço no WORK. Qual é o recurso que possibilita alguns PIC serem programados diretamente nos circuitos e através de cinco pinos, gravar sinais diretamente na placa?. In-Circuit Debugger. ICSP (In-circuit Serial Programming). LVP (Low Voltage Programming). IDS. CP. Como é composta a instrução no PIC16F877?. OPCODE e Literal. Literal e diretivas. OPCODE e Diretivas. OPCODE e Operandos. Operandos e Diretivas. Como estão agrupadas as instruções no PIC16F877?. Analógicas e Digitais. Operações Lógicas, aritméticas e de controle. Operações orientadas a byte, Orientadas a bit, e de Literal e de controle. Simples e de Desvio. Operações orientadas a byte, Orientadas a bit e operações lógicas. Para instruções orientadas a Byte, se d for 0 ou W, onde será armazenado o resultado. Na ULA. F. Z. PORTA. W. O quê representa k, para oerações com literal e operações de controle. Um registro SFR. uma constante de 8 ou 11 bits ou um valor literal. Uma variável declarada. Uma variável não declarada. Um registro GPR disponível ao programador. Como ocorre a execução dos segundo ciclo numa instrução de salto?. Mais lento. Mais rápido. Executado como NOP. Repetindo o primeiro ciclo. Incrementando o valor do primeiro ciclo. Qual é o tempo de execução de uma instrução de teste verdadeiro cujo a frequência do oscilador é de 10MHz?. 10µs. 2µs. 1µs. 20µs. 0,1µs. A instrução BTFSC pertence a qual grupo de instruções?. Orientadas a BIT. Lógicas e Aritméticas. Orientadas a BYTE. Orientadas de Controle. Orientadas a Literal. Assinale a instrução que possui uma instrução de desvio com retorno: BTFSC. DECFSZ. DECFSS. CALL. GOTO. Nos ___________________ o fluxo do programa é desviado para outro endereço, seguindo então a partir de lá. Podem ser dos tipos condicionais e incondicionais. tratamentos de interrupções. desvios com retorno. desvios sem retorno. resets por Watch Dog. primeiros trechos do programa. Qual dos modos deve ser configurado o módulo USART para a comunicação com computadores?. Assíncrono. Paralelo. Externo. Síncrono. Half Duplex. O valor máximo da contagem na saída do Timer0 com prescaler de 1:64 é: 512 eventos. 4096 eventos. 8192 eventos. 16384 eventos. 32768 eventos. Registro de controle T1CON é usado na operação do módulo: Timer1. Conversor A/D. CCP1. Timer0. CCP2. Como podemos ampliar a contagem do TMR0?. Criando uma interrupção. Inserindo um valor no TMRO. Zerando o STATUS. Configurando o Prescaler. Configurando o INTCON. O módulo TMRO possui as seguintes caracteristicas, EXCETO: Opera como Temporizador ou Contador de 8 bits. Pode ser lido mas, não escrito. Prescaler de 8 bits programável por software. Seleção de clock interno (Fosc/4) ou externo. Interrupção por estouro ou transbordamento. O__________________________é selecionado no MUX pelo bit ToCS(OPTION REG<5>). Neste modo, o módulo Timer0 incrementará livremente a cada ciclo de instrução, isto é, Fosc/4 (sem prescaler).?. Registro Work. Modo Contador. Modo somador. Modo Temporizador. PORTA. Qual é o pino no PICI6F877, que o ao ser inserido um clock externo possibilita incrementar o módulo Timer0?. RA0/ANO. INTCON<5>. RA4/TOCK1. OPTION REG<5>. OPTION REG<4>. Qual recurso, no PIC16F877, permite que o TIMERI continue a sua contagem durante oo SLEEP?. Oscillador interno. Oscilador externo. Interrupção TMRIIE (PIE1<0>)=1. Postscaler programável. Prescaler. Como é feito, no PIC16F877, a sincronização do clock externo e o interno no TIMER1?. O temporizador incrementa a cada borda de subida do clock de entrada RC0 ou RC1. O temporizador incrementa a cada borda de subida do clock de entrada RCl e RC2. O temporizador incrementa a cada borda de descida do clock de entrada RCl e RC2. O temporizador incrementa a cada borda de descida do clock de entrada RCOouRCI. Usando o Módulo Capture e Compare. Assinale a alternativa correta com relação ao módulo TMR2. Opera como Temporizador ou Contador de 8bits. Possui Prescaler e Postscaler programáveis. Temporizador de 16 bits. Possui clock interno e externo. Não possui registro de controle. Quanto ao Módulo TMR1 assinale a alterntativa ERRADA. Opera como Temporizador ou Contador de 16bits. Opera nos Modos Contador Sincrono e Assincrono. Possui flag de interrupção para estouro TMRIIF. O limite de contagem vai de 00h até FFh. Pode operar no Modo Sleep. |






